

|                                               | Instrucciones |                                     |        |  |  |  |
|-----------------------------------------------|---------------|-------------------------------------|--------|--|--|--|
| LA DURACIÓN TOTAL DEL EXAMEN ES DE 2,5 HORAS. |               |                                     |        |  |  |  |
|                                               | •             | NO SE PERMITE EL USO DE CALCULADORA |        |  |  |  |
| Nombre:                                       |               | nbre:                               | Grupo: |  |  |  |
| 1                                             | Apellidos:    |                                     |        |  |  |  |

### Ejercicio 1 (2,5 puntos sobre 10 puntos)-DEBE UTILIZAR LA HOJA DEL ENUNCIADO

Se requiere construir una memoria RAM de 64M x 16 bits con los chips siguientes:

- 2 chips de 16M x 8 bits en las direcciones más bajas de la memoria.
- 2 chips de 8M x 16 bits a continuación.
- Una zona libre de 16M para ampliaciones posteriores.
- 4 chips de 16M x 4 bits en las direcciones más altas de la memoria.

#### Se pide:

- 1. Construya el mapa de memoria resultante del diseño, lo más detallado posible.
- 2. Diseñar un sistema de decodificación utilizando un decodificador con salida por nivel bajo y el número mínimo de puertas lógicas que se consideren necesarias.
- 3. Diseñe el circuito definitivo nombrando todas las señales que intervienen en el conexionado de los chips, sobre el esquema proporcionado.
  - Etiquetar todas las conexiones de los buses a los chips, indicando la primera y última línea que interviene.
  - Indicar, de la misma forma, el nombre de las señales dentro de cada chip.
  - Dibujar y conectar la lógica de decodificación diseñada







| Nombre:    | Grupo: |
|------------|--------|
| Apellidos: |        |

### Ejercicio 2 (0,75 puntos sobre 10 puntos)- DEBE UTILIZAR LA HOJA DEL ENUNCIADO

En la figura se representa una PAL con salida configurable a nivel alto o bajo, mediante el bit de configuración SEL de los multiplexores de salida MUX. Implemente las funciones lógicas F y G en dicha PAL, indicando de forma clara, mediante un círculo, las conexiones que permanecen tras el proceso de grabación, así como el valor del bit de configuración SEL de cada salida.

$$F(a,b,c) = (a+b)c$$

$$G(a,b,c,d) = \sum (0,2,4,7,15)$$





### Ejercicio 3 (0,75 puntos sobre 10 puntos)

A partir de los números a=  $AB_{15}$  y b=  $AB_{16}$ , realice las siguientes operaciones:

- 1. Exprese el número a en binario natural, decimal y octal. En todos los casos utilice el menor número posible de dígitos.
- 2. Exprese el número b en complemento a 2, con el menor número de bits posible. Razone la elección del número de bits.
- 3. Realice la operación a-b en complemento a dos.

### Ejercicio 4 (5 puntos sobre 10 puntos)-DEBE ENTREGAR LA SOLUCIÓN A CADA PARTE DEL PROBLEMA EN HOJAS SEPARADAS

Se desea realizar el control de una escalera mecánica que permita una gestión eficiente de su funcionamiento. El circuito de control debe actuar sobre un interruptor M que pone en marcha (M='1') o para (M='0') el motor de la escalera. Se dispone de una red de sensores distribuida a lo largo de la escalera que permite detectar una persona en cualquier punto de la misma. Esta red de sensores proporciona una señal S que se activa cuando hay alguna persona en la escalera (S='1') y se desactiva cuando no hay ninguna persona en la escalera (S='0'). Además, se dispone de un temporizador que permite contar el tiempo que transcurre desde que la última persona abandonó la escalera. El sistema de control gestiona y recibe información de un temporizador. Este temporizador es un contador que se inicializa de forma síncrona activando una señal I (I='0' contar, I='1' inicializar cuenta) y proporciona una señal C que se activa cuando ha transcurrido un tiempo T desde su inicialización (C='0' cuenta menor que T, C='1' cuenta mayor o igual que T). La señal C se pone a '0' cuando se inicializa el contador.

El sistema de control debe responder al siguiente funcionamiento:

- La escalera inicialmente está parada
- Cuando aparezca una persona en la escalera, esta deberá ponerse en marcha si estaba parada o continuar en movimiento.
- La escalera debe pararse cuando haya transcurrido un tiempo T desde que salió la última persona.
- Se debe inicializar el temporizador mientras se detecten personas en la escalera.

#### PARTE 1

- 1. Identificar las entradas y salidas del sistema de control
- 2. Sabiendo que el sistema completo, incluido el contador, es un circuito digital síncrono que tiene una señal de reloj de 131 kHz de frecuencia, justificar brevemente cómo determinaría el número de bits necesarios en el contador para realizar la temporización de un tiempo T de 8 segundos y el número de biestables necesarios para su implementación. Considere los biestables del contador síncronos por flanco de subida de la señal de reloj
- 3. Obtener el diagrama de estados para el sistema de control excluyendo el temporizador, considerando una máquina de <u>Mealy</u>. Es imprescindible para considerar su evaluación detallar adecuadamente la *leyenda del diagrama* y describir brevemente el significado de los estados considerados
- 4. Indicar razonadamente el número de biestables necesarios para su implementación.



| Nombre:    | Grupo: |
|------------|--------|
| Anellidos: |        |

### PARTE 2- DEBE UTILIZAR LA HOJA DEL ENUNCIADO

Considerando que el diagrama de estados del circuito de control es la representada en la Fig. 1, donde el estado inicial es el denominado como "A" y la codificación de estados es la proporcionada en la Fig.1, se pide:



| Estado | Q1 | Q0 |
|--------|----|----|
| Α      | 0  | 0  |
| В      | 0  | 1  |
| С      | 1  | 0  |
| D      | 1  | 1  |

Fig. 1

- 5. Obtener la tabla de transiciones entre estados y la tabla de excitación de biestables considerando biestables de tipo D.
- 6. Obtener las funciones lógicas simplificadas de estado y de las salidas.
- 7. Realizar la implementación del circuito secuencial síncrono de la Fig. 1
- 8. Obtener la secuencia de salida para la siguiente secuencia de la señal de entrada {01101011000}
- 9. Considerando que el circuito implementado es el de la Fig. 2, rellenar el cronograma adjunto









| Nombre:                                                          | Grupo: |  |  |
|------------------------------------------------------------------|--------|--|--|
| Apellidos:                                                       |        |  |  |
| Figraigia 5 (1 nunto cobra 10 nuntos). DEPE ENTDECAD LA SOLUCIÓN |        |  |  |

### Ejercicio 5 (1 punto sobre 10 puntos)- DEBE ENTREGAR LA SOLUCIÓN EXCLUSIVAMENTE EN LA HOJA DEL ENUNCIADO

Complete el siguiente test. Cada pregunta consta de 4 posibles respuestas. Seleccione, rodeando con un círculo, una única respuesta, la que más completa o correcta considere. Las preguntas con 2 o más respuestas no serán válidas y las respuestas erróneas penalizan (la tercera parte del valor de la respuesta correcta) .Las preguntas sin contestar no puntúan.

### 1) Una memoria PROM:

- 1. Es una memoria volátil.
- 2. Es una memoria reprogramable
- 3. Es una memoria de sólo lectura
- 4. Todas las anteriores son correctas

### 2) Un dispositivo de tipo PAL es:

- 1. Un tipo de memoria RAM
- 2. Un dispositivo lógico programable que permite implementar únicamente circuitos digitales para una aplicación específica.
- 3. Un dispositivo lógico programable que permite implementar únicamente circuitos combinacionales.
- 4. Un dispositivo lógico programable que permite implementar circuitos combinacionales y secuenciales.

### 3) La ruta de datos de un sistema digital es:

- 1. El bus de datos que conecta un conjunto de componentes que procesan los datos.
- 2. Un conjunto de componentes de tipo combinacional que procesan los datos
- 3. Un conjunto de componentes de tipo secuencial que procesan los datos
- 4. Un conjunto de componentes de tipo combinacional y secuencial que procesan los datos

### 4) La unidad de control de un computador elemental puede tener:

- Una unidad aritmeticológica o ALU.
- 2. Un registro que indica el resultado de la última operación aritmética o lógica realizada.
- 3. Una máquina de estados
- 4. Todas las anteriores son correctas



### 5) El Contador de Programa de un microprocesador contiene:

- 1. El número de instrucciones ejecutadas.
- 2. El tamaño del programa en ejecución
- 3. La dirección del dato que se va a usar en la siguiente instrucción
- 4. La dirección de memoria de la siguiente instrucción a ejecutar.

### 6) El registro de estado de un microprocesador contiene:

- 1. El resultado de la última operación aritmética o lógica realizada.
- El dato a cargar en uno de los registros que contienen los operandos de la operación a realizar
- 3. El valor necesario para el decodificador de instrucciones de la operación a realizar
- 4. La instrucción que se va a ejecutar

### 7) Las instrucciones de un microprocesador:

- 1. Duran un ciclo de reloj del microprocesador.
- 2. Realizan únicamente transferencia de datos entre distintas unidades funcionales
- 3. El tamaño de la instrucción puede ser mayor que el ancho de una palabra de la memoria de programa.
- 4. Ninguna de las anteriores es correcta

## 8) La arquitectura Harvard en comparación con la arquitectura Von Neuman se caracteriza por:

- 1. Poder realizar distinto tipo de instrucciones.
- 2. Disponer de una unidad de control programable
- 3. Disponer de un banco de registros independiente para operaciones de Entrada/Salida.
- 4. Poder realizar accesos a memoria de programa y memoria de datos simultáneamente.